發(fā)布日期:2022-07-15 點(diǎn)擊率:54
賽靈思(Xilinx)于11月16日和18日分別在深圳和上海舉辦了可編程世界(Programmable World)技術(shù)論壇,并論壇上展示了其突破性的FPGA的性能及應(yīng)用" target=_blank>Virtex-4 FPGA平臺(tái)解決方案,并圍繞DSP、連接功能、邏輯和嵌入式處理等領(lǐng)域舉辦了全天的技術(shù)會(huì)議。此外,安捷倫(Agilent)、凌特(Linear Tech)、Mentor Graphics、Ansoft、Avnet等多家公司也參與了技術(shù)會(huì)議演講及產(chǎn)品展示。
賽靈思表示,客戶需要更高的系統(tǒng)性能、更低的功耗、更低的系統(tǒng)成本,并希望得到幫助簡(jiǎn)化復(fù)雜設(shè)計(jì)挑戰(zhàn)的解決方案。為此,賽靈思的Virtex-4 FPGA從兩個(gè)方面著手來(lái)滿足要求:一是集成了實(shí)現(xiàn)關(guān)鍵系統(tǒng)功能的面向性能優(yōu)化的專用電路,如嵌入式處理器、DSP邏輯片、以及網(wǎng)MAC及串行收發(fā)器,據(jù)悉賽靈思嵌入的硬IP可提供高達(dá)500MHz的性能和的串行通信能力。二是提供強(qiáng)大的時(shí)鐘管理功能,從而使工程師能利用可編程邏輯構(gòu)造發(fā)揮最大的性能。而賽靈思的Xesium時(shí)鐘技術(shù)滿足了客戶對(duì)更多更靈活時(shí)鐘的要求,每片器件可提供32個(gè)全球時(shí)鐘和多達(dá)20個(gè)數(shù)字時(shí)鐘管理器電路。
賽靈思介紹,Virtex-4是該公司第二個(gè)以90nm工藝技術(shù)生產(chǎn)的產(chǎn)品系列,共包括三種平臺(tái),總計(jì)17款面向不同應(yīng)用領(lǐng)域優(yōu)化的器件。這三種平臺(tái)包括:Virtex-4 LX平臺(tái)FPGA(針對(duì)高性能邏輯而優(yōu)化)、Virtex-4 SX平臺(tái)FPGA(針對(duì)高性能實(shí)時(shí)信號(hào)處理而優(yōu)化)和Virtex-4 FX平臺(tái)FPGA(針對(duì)包括高速串行連接和嵌入式處理的全面系統(tǒng)應(yīng)用而優(yōu)化)。
在技術(shù)會(huì)議的DSP專題中,賽靈思公司深入介紹了針對(duì)平臺(tái)FPGA解決方案的高性能DSP系統(tǒng)設(shè)計(jì),具體內(nèi)容包括:實(shí)現(xiàn)3G和4G通信系統(tǒng)的FPGA平臺(tái)無(wú)線電產(chǎn)品、通過(guò)在FPGA中使用新型DSP設(shè)計(jì)技術(shù)提高生產(chǎn)率、利用新型Virtex-4 XtremeDSP Slice獲得最高的DSP性能和生產(chǎn)率,以及使用FPGA和DSP,促進(jìn)高性能實(shí)時(shí)視頻/影像應(yīng)用的發(fā)展。
而連接功能專題則介紹了Virtex-4平臺(tái)FPGA的新型高速串行連接功能,及解決高達(dá)11Gbps數(shù)據(jù)速率物理挑戰(zhàn)的設(shè)計(jì)實(shí)踐、工具和應(yīng)用,研討內(nèi)容包括:如何使用Xilinx解決方案進(jìn)行串行背板設(shè)計(jì)、應(yīng)對(duì)集成FPGA/PCB系統(tǒng)設(shè)計(jì)挑戰(zhàn)(Mentor Graphics)、數(shù)千兆位串行通道互連要求(1Gbps-10+Gbps)、使用Xilinx FPGA成功進(jìn)行10Gbps背板設(shè)計(jì)(Ansoft/Xilinx),以及使用下一代SONET/SDH網(wǎng)絡(luò)解決方案的技術(shù)設(shè)計(jì)實(shí)例。
嵌入式處理專題和邏輯專題則分別介紹了賽靈思及其合作伙伴的嵌入式處理解決方案和設(shè)計(jì)工具,以及可以快速、輕松地滿足功能和時(shí)序要求的新工具、技術(shù)和平臺(tái)FPGA特性。