發(fā)布日期:2022-07-15 點(diǎn)擊率:31
基于FPGA的ESL解決方案供應(yīng)商思爾芯日前發(fā)布了“革命性的”TAI IP技術(shù),據(jù)稱可保證IP或者SoC設(shè)計(jì)提前3至6個(gè)月時(shí)間上市。
尚在專利申請(qǐng)過程中的TAI IP(Testable, Analyzable, and Integratable)互連技術(shù),使SoC的設(shè)計(jì)能使用即插即用的IP模塊。這不僅加速了設(shè)計(jì)與驗(yàn)證流程,而且使軟件開發(fā)與系統(tǒng)設(shè)計(jì)同步開始。此外,即插即用的IP模塊是加密模塊,使IP供應(yīng)商能以新的方法廣泛的發(fā)布IP而無需擔(dān)心反向破解。
S2C公司董事長兼執(zhí)行長Thomas Huang:“電子硬件研發(fā)依賴于架構(gòu)、元件、ASSP、IP模塊以及SoC等等,而軟件研發(fā)依賴穩(wěn)定的硬件和運(yùn)行環(huán)境。所以,原型樣機(jī)是任何電子產(chǎn)品開發(fā)過程中必不可少的步驟;原型樣機(jī)提供一個(gè)給客戶的早期硬件開發(fā)演示平臺(tái),并提供軟件開發(fā)人員一個(gè)先于最終硬件產(chǎn)品的實(shí)現(xiàn)平臺(tái)。”
他接著指出:“在反復(fù)迭代的設(shè)計(jì)過程中,從產(chǎn)品概念到硬件原型樣機(jī)的步驟通常要被重復(fù)許多次。我們認(rèn)為這個(gè)步驟是開發(fā)過程的瓶頸,并打算解決這個(gè)瓶頸,因?yàn)檫@個(gè)步驟只是一個(gè)與產(chǎn)品研發(fā)本身無關(guān)的非常耗時(shí)的設(shè)計(jì)表現(xiàn)平臺(tái)的轉(zhuǎn)移。為了加速研發(fā),設(shè)計(jì)師必須能方便的使用IP和快速的搭建原型樣機(jī),使硬件和軟件共同工作從而證明系統(tǒng)功能的正確。TAI IP技術(shù)以及我們的基于FPGA的ESL設(shè)計(jì)解決方案是能達(dá)到這個(gè)目的的突破性技術(shù)。已經(jīng)采用我們技術(shù)的當(dāng)前Beta合作伙伴保守的估計(jì)新技術(shù)幫助節(jié)省研發(fā)時(shí)間至少3至6個(gè)月。”
TAI IP技術(shù)是由思爾芯公司的共同創(chuàng)始人Thomas Huang和Mon-Ren Chene開發(fā),Mon-Ren Chene為思爾芯公司的工程副總裁。他們各自擁有超過20年的設(shè)計(jì)工程經(jīng)驗(yàn)并具有廣泛的系統(tǒng)設(shè)計(jì)以及基于FPGA的原型樣機(jī)背景。