日韩成人激情_欧美黑人xxx_国产一区二精品区在线_精品在线一区_97成人资源_久久久久久一区

產品分類

當前位置: 首頁 > 工業電子產品 > 半導體產品 > 可編程邏輯器件 > FPGA

類型分類:
科普知識
數據分類:
FPGA

選用FastStartup兩步調裝備 FPGA加快體系發動時刻

發布日期:2022-10-03 點擊率:85

在嵌入式運用中,體系有必要滿意極端嚴厲的時序需求,如敞開電源后電子體系進入可操作狀況所需求的時刻。PCI Express(PCIe)產物或汽車運用中根據操控器局域網絡(CAN)的電子操控單元(ECU)就是具有嚴厲時序需求的電子體系運用實例。

因為規范PCIe體系敞開電源后僅需100毫秒,體系的根組件即開端掃描總線以便找到拓撲規劃,并在過程中進行初始化裝備。因而,若是PCIe設備沒有預備好呼應裝備懇求,根組件就找不到此PCIe設備,并以為它不存在,形成該設備將無法參加PCIe總線體系。 汽車的運用景象與此大致相仿。在以CAN為根底的網絡中,當ECU進入休眠形式,這時它們將中止運作并堵截電源銜接。只要少有些電路依然堅持戒備狀況,以便勘探發動信號。一旦信號被發動,ECU就會從頭銜接電源并開端引導。在發動往后的榜首個100毫秒內答應錯失一些消息,旦之后所有的ECU都有必要在網絡(如CAN網絡)上做好充沛的運作預備 削減初始裝備數據Fast Startup加快反應時刻

為滿意汽車和PCIe運用范疇嚴厲的發動時刻需求,賽靈思(Xilinx)Automotive、賽靈思研討試驗室以及德國卡爾斯魯厄技能研討所協作投入研制作業,設法藉由兩個步調的現場可編程門陣列(FPGA)裝備辦法處理此問題。 透過Fast Startup可分兩步調裝備FPGA組件,而非運用單一(整片)的全組件裝備。當透過榜首優先比特流敞開電源時,測驗人員僅先加載時序要害模塊,再加載非時序要害模塊。這種辦法可削減初始裝備數據,進而大幅下降時序要害描繪中FPGA組件的發動時刻。 Fast Startup答應FPGA描繪以最快時刻發動描繪的要害模塊,其速度比規范全裝備辦法要快得多。盡管在本質上Fast Startup運用有些重裝備,但兩者概念仍有所不同。有些重裝備的初衷是將完好描繪作為可在運作時,可修正的初始裝備運用。相反的,Fast Startup已運用一個初始的有些比特流,在敞開電源時僅裝備FPGA組件的一個特定區域。初次裝備僅包括完好FPGA描繪中有必要裝備和疾速運作的有些。剩余有些則在之后運算作業中,運用有些從頭裝備進行裝備。 Fast Startup的東西流程依靠描繪保管流程樹立對準時序要害子體系及非時序要害子體系的有些比特流(圖1)。描繪保管流程將FPGA描繪分割為邏輯模塊(或稱為分區)。分區構成了層次鴻溝,將內部模塊與描繪中的其它組件彼此阻隔。分區一旦履行(即完結規劃和布線),就能被其它運作導入,依照每個實例中完全一樣的辦法履行該分區的模塊。因而,運用Fast Startup辦法的榜首步是將完好的FPGA描繪分紅富含時序要害子體系的高優先級分區和對準其他組件的低優先級分區等兩有些。 圖1 Fast Startup東西流程晉升運作功率FPGA依凹凸優先級分區履行

 為盡可能得到較小的高優先級分區有些比特流,描繪中有一些問題需要思考。首要,該分區有必要只能包括時序要害組件,或者是如ICAP體系履行低優先級的有些重裝備組件。取得小規模初始有些比特流的要害是運用較小的區域來履行高優先級分區。也就是說,開發人員有必要將這個分區限制在FPGA中的一個恰當區域中。 為了在FPGA中找到抱負的物理方位,這個區域有必要為該描繪供給恰當的資源。運用該區域以外的資源盡管也是可行,但這么做有可能會阻礙FPGA描繪中非時序要害有些的資源。 當開發人員已對FPGA進行分區,且已找到這些分區的恰當區域后,下一步就是運用一個空的低優先級分區來履行高優先級分區。得到的比特流富含許多對準未運用資源的裝備架構,描繪人員可刪去這些架構,即可取得對準開始裝備高優先級分區的有用有些比特流。 至于樹立低優先級的有些比特流,則首要要樹立富含高優先級分區和低優先級分區這兩個分區的完好FPGA描繪。從曩昔的履行導入高優先級分區,進而保證其履行辦法與本來一樣。 關于賽靈思Virtex-6組件而言,有些重裝備流程適用于上述所有的狀況。這樣就會主動得到對準低優先級分區的有些比特流。因為Spartan-6組件系列不支持有些重裝備流程,在履行對準Spartan-6描繪的Fast Startup時,可運用對準差異化的有些重裝備的BitGen選項,以取得低優先級分區的有些比特流。 在TFT顯現器上驗證Fast Startup裝備 為了在硬件中驗證Fast Startup裝備辦法,可在一塊Virtex-6
ML605板和Spartan-6 SP605板上履行此辦法。因為Virtex-6的運用布景源自視訊范疇,用戶接通視訊體系電源時,總希望能馬上看到體系有所呼應,而不必等候數秒。因而,在圖2所展現的體系中,為一個裝備薄膜晶體管(TFT)操控器的高優先級子體系可敏捷點亮TFT屏幕。關于其它低優先級運用,第二個描繪則供給了對以太網絡中心、通用異步收發器(UART)和硬件定時器。 
 圖2裝備TFT操控器的高優先級子體系可敏捷運作TFT屏幕因而,運用帶有保密接口(BPI)的外置閃存作為裝備接口,一旦初始高優先級比特流裝備完該處理器子體系,在BRAM外運作的軟件就會初始化TFT操控器,并將數據寫入DDR內存中的架構緩沖器。這樣就能保證發動時,屏幕敏捷顯現在TFT上面。之后,從BPI閃存中讀出第二個比特流,并裝備低優先級分區,處理器子體系就可履行如Web服務器等運用程序。 為便利擴大和明晰阻隔兩個分區,試驗人員運用AXI至AXI橋接器。這也大幅削減穿過兩個描繪分區鴻溝的網絡。低優先級分區與高優先級分區則同享同一個體系頻率。 如表1為FPGA資源運用狀況,表2則是傳統發動辦法、僅有高優先級分區緊縮比特流的發動辦法和Fast
Startup裝備辦法的裝備時刻。每種辦法都運用BPIx16裝備接口,而選用的裝備速率為2MHz和10MHz。試驗人員運用一臺示波器丈量該數據,可得到FPGA的「Init」和「Done」信號。表2中「緊縮的」字段表明僅有高優先級分區的緊縮比特流。包括兩個分區完好的FPGA描繪緊縮比特流將到達3.1MB

下一篇: 斷路器、隔離開關、接

上一篇: 索爾維全系列Solef?PV

推薦產品

更多
主站蜘蛛池模板: 国产日产精品一区二区三区四区 | 一区二区三区电影网 | 国产黄色网址在线观看 | 999免费视频| 一区二区三区久久久 | 国产99精品| 久久网国产 | 亚洲成人在线视频播放 | 国产美女在线观看 | 中文字幕人成乱码在线观看 | 精品中文字幕一区二区 | 午夜精品一区二区三区免费视频 | 亚洲视频在线一区 | 欧洲亚洲一区二区三区 | 免费一级做a爰片久久毛片潮喷 | 精品在线一区 | 能看的av网站 | 日韩国产欧美视频 | 超碰97免费在线 | 黄色大片在线 | 二区成人 | 美女久久| 欧美精产国品一二三区 | 一区二区中文字幕 | 国产欧美精品一区二区 | 午夜精品久久久久99蜜 | 欧美精品一区二区三区四区 | 中文成人无字幕乱码精品 | 91免费在线 | 成人h片在线观看 | 你懂的免费在线 | 日韩性生活网 | 国产精品99久久久久久动医院 | 亚洲高清免费 | 韩国毛片一区二区三区 | 观看av | 久久久久久免费毛片精品 | 伊人伊人 | 亚洲天堂av在线 | 久久精品视频9 | 国产色网站|